ホーム パワー・マネージメント ゲート・ドライバ ローサイド・ドライバ

UCC27524A-Q1

アクティブ

車載、5V UVLO 搭載、負の入力電圧に対応、5A/5A、デュアルチャネル・ゲート・ドライバ

製品詳細

Number of channels 2 Power switch GaNFET, IGBT, MOSFET Peak output current (A) 5 Input supply voltage (min) (V) 4.5 Input supply voltage (max) (V) 18 Features Enable pin Operating temperature range (°C) -40 to 140 Rise time (ns) 7 Fall time (ns) 6 Propagation delay time (µs) 0.013 Input threshold CMOS, TTL Channel input logic Dual, Non-Inverting Input negative voltage (V) -5 Rating Automotive Undervoltage lockout (typ) (V) 4 Driver configuration Dual, Non-Inverting
Number of channels 2 Power switch GaNFET, IGBT, MOSFET Peak output current (A) 5 Input supply voltage (min) (V) 4.5 Input supply voltage (max) (V) 18 Features Enable pin Operating temperature range (°C) -40 to 140 Rise time (ns) 7 Fall time (ns) 6 Propagation delay time (µs) 0.013 Input threshold CMOS, TTL Channel input logic Dual, Non-Inverting Input negative voltage (V) -5 Rating Automotive Undervoltage lockout (typ) (V) 4 Driver configuration Dual, Non-Inverting
HVSSOP (DGN) 8 14.7 mm² 3 x 4.9 SOIC (D) 8 29.4 mm² 4.9 x 6
  • 車載アプリケーション認定済み
  • 下記結果で AEC-Q100 認定済み
    • デバイス温度グレード 1
  • 業界標準のピン配置
  • 2 つの独立したゲート駆動チャネル
  • ソースおよびシンク駆動ピーク電流:5A
  • 出力ごとに独立したイネーブル機能
  • TTL および CMOS 互換のロジック スレッショルド (電源電圧に無関係)
  • ヒステリシス付きのロジック スレッショルドによる高いノイズ耐性
  • 負入力電圧 (-5V) に対応
  • 入力およびイネーブル ピンの電圧レベルが VDD ピンのバイアス電源電圧に制限されない
  • 4.5V~18V の単一電源電圧範囲
  • VDD UVLO 時に出力を Low に保持 (パワーアップ / パワーダウン時のグリッチを防止)
  • 高速伝搬遅延時間:17ns (標準値)
  • 高速立ち上がり / 立ち下がり時間:6ns/10ns (標準値)
  • 2 チャネル間遅延マッチング:1ns (代表値)
  • 2 つの出力を並列化して大電流を駆動可能
  • 入力のフローティング時に出力を Low に保持
  • SOIC-8 および VSSOP-8 PowerPAD™ パッケージ オプション
  • 動作温度範囲:–40℃~150℃
  • 車載アプリケーション認定済み
  • 下記結果で AEC-Q100 認定済み
    • デバイス温度グレード 1
  • 業界標準のピン配置
  • 2 つの独立したゲート駆動チャネル
  • ソースおよびシンク駆動ピーク電流:5A
  • 出力ごとに独立したイネーブル機能
  • TTL および CMOS 互換のロジック スレッショルド (電源電圧に無関係)
  • ヒステリシス付きのロジック スレッショルドによる高いノイズ耐性
  • 負入力電圧 (-5V) に対応
  • 入力およびイネーブル ピンの電圧レベルが VDD ピンのバイアス電源電圧に制限されない
  • 4.5V~18V の単一電源電圧範囲
  • VDD UVLO 時に出力を Low に保持 (パワーアップ / パワーダウン時のグリッチを防止)
  • 高速伝搬遅延時間:17ns (標準値)
  • 高速立ち上がり / 立ち下がり時間:6ns/10ns (標準値)
  • 2 チャネル間遅延マッチング:1ns (代表値)
  • 2 つの出力を並列化して大電流を駆動可能
  • 入力のフローティング時に出力を Low に保持
  • SOIC-8 および VSSOP-8 PowerPAD™ パッケージ オプション
  • 動作温度範囲:–40℃~150℃

UCC27524A-Q1 デバイスは、デュアル チャネルで高速な、ローサイドのゲート ドライバ デバイスで、MOSFET および IGBT 電源スイッチを効果的に駆動できます。UCC27524A-Q1デバイスは、UCC2752xファミリのバリエーションです。UCC27524A-Q1デバイスには、入力ピンで-5Vを直接扱う機能があるため、堅牢性が向上しています。UCC27524A-Q1デバイスは2回路の非反転ドライバです。本質的に貫通電流を最小限に抑える設計により、UCC27524A-Q1 デバイスは、容量性負荷に対してソース / シンクともに最大 5A の高いピーク電流パルスを供給できます。また、レール ツー レールの駆動能力を持ち、伝搬遅延は標準 17ns と非常に小さくなっています。さらに、2チャネル間の内部伝搬遅延がマッチングされるため、同期整流器など2つのゲート ドライブ間のタイミングが重要なアプリケーションに最適です。また、2 つのチャネルを並列接続して実質的な電流駆動能力を高めることも、1 つの入力信号で 2 つのスイッチを並行して駆動することも可能です。入力ピンのスレッショルドは、TTL および CMOS 互換の低電圧ロジックに基づき、VDD 電源電圧に依存しない固定値となっています。上限と下限のスレッショルド間に幅広いヒステリシスが設けられているため、優れたノイズ耐性が得られます。

UCC27524A-Q1デバイスには、保護用に入力ピンの内部的なプルアップおよびプルダウン抵抗が装備されており、入力ピンがフローティング状態のときは出力がLOWに保持されます。UCC27524A-Q1デバイスにはイネーブル ピン(ENAおよびENB)があり、ドライバ アプリケーションの動作をより的確に制御できます。これらのピンは、アクティブ ハイ ロジックでは内部で VDD にプルアップされ、標準動作時にはオープンになります。

UCC27524A-Q1 デバイスは、SOIC-8 (D) および露出パッド (DGN) 付きの VSSOP-PowerPAD-8 パッケージで供給されます。

UCC27524A-Q1 デバイスは、デュアル チャネルで高速な、ローサイドのゲート ドライバ デバイスで、MOSFET および IGBT 電源スイッチを効果的に駆動できます。UCC27524A-Q1デバイスは、UCC2752xファミリのバリエーションです。UCC27524A-Q1デバイスには、入力ピンで-5Vを直接扱う機能があるため、堅牢性が向上しています。UCC27524A-Q1デバイスは2回路の非反転ドライバです。本質的に貫通電流を最小限に抑える設計により、UCC27524A-Q1 デバイスは、容量性負荷に対してソース / シンクともに最大 5A の高いピーク電流パルスを供給できます。また、レール ツー レールの駆動能力を持ち、伝搬遅延は標準 17ns と非常に小さくなっています。さらに、2チャネル間の内部伝搬遅延がマッチングされるため、同期整流器など2つのゲート ドライブ間のタイミングが重要なアプリケーションに最適です。また、2 つのチャネルを並列接続して実質的な電流駆動能力を高めることも、1 つの入力信号で 2 つのスイッチを並行して駆動することも可能です。入力ピンのスレッショルドは、TTL および CMOS 互換の低電圧ロジックに基づき、VDD 電源電圧に依存しない固定値となっています。上限と下限のスレッショルド間に幅広いヒステリシスが設けられているため、優れたノイズ耐性が得られます。

UCC27524A-Q1デバイスには、保護用に入力ピンの内部的なプルアップおよびプルダウン抵抗が装備されており、入力ピンがフローティング状態のときは出力がLOWに保持されます。UCC27524A-Q1デバイスにはイネーブル ピン(ENAおよびENB)があり、ドライバ アプリケーションの動作をより的確に制御できます。これらのピンは、アクティブ ハイ ロジックでは内部で VDD にプルアップされ、標準動作時にはオープンになります。

UCC27524A-Q1 デバイスは、SOIC-8 (D) および露出パッド (DGN) 付きの VSSOP-PowerPAD-8 パッケージで供給されます。

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスのアップグレード版機能を搭載した、ドロップイン代替製品
UCC27624-Q1 アクティブ 車載、4V UVLO (低電圧ロックアウト) 搭載、30V VDD 対応、短い伝搬遅延、5A/5A、デュアルチャネル、ゲート ドライバ Next generation with better negative voltage handling and robustness

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
17 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート UCC27524A-Q1 デュアル 5A、高速ローサイド ゲート ドライバ 、負入力電圧機能付 データシート (Rev. C 翻訳版) PDF | HTML 英語版 (Rev.C) PDF | HTML 2024年 12月 17日
機能安全情報 UCC27524A-Q1 Functional Safety FIT Rate, FMD and Pin FMA (Rev. A) PDF | HTML 2024年 9月 3日
アプリケーション・ノート Why use a Gate Drive Transformer? PDF | HTML 2024年 3月 4日
アプリケーション・ノート Review of Different Power Factor Correction (PFC) Topologies' Gate Driver Needs PDF | HTML 2024年 1月 22日
アプリケーション・ノート Static Magnet Power Supply Design for Magnetic Resonance Imaging Application PDF | HTML 2024年 1月 22日
アプリケーション・ノート Benefits of a Compact, Powerful, and Robust Low-Side Gate Driver PDF | HTML 2021年 11月 10日
アプリケーション概要 External Gate Resistor Selection Guide (Rev. A) 2020年 2月 28日
アプリケーション概要 Understanding Peak IOH and IOL Currents (Rev. A) 2020年 2月 28日
アプリケーション・ノート Improving Efficiency of DC-DC Conversion through Layout 2019年 5月 7日
アプリケーション概要 How to overcome negative voltage transients on low-side gate drivers' inputs 2019年 1月 18日
アプリケーション概要 High-Side Cutoff Switches for High-Power Automotive Applications (Rev. A) 2018年 11月 26日
その他の技術資料 Fundamentals of MOSFET and IGBT Gate Driver Circuits (Replaces SLUP169) (Rev. A) 2018年 10月 29日
アプリケーション・ノート PFC Design Choice for On Board Charger Designs 2018年 5月 24日
ホワイト・ペーパー Driving the future of HEV/EV with high-voltage solutions (Rev. B) 2018年 5月 16日
アプリケーション概要 Reducing Switching Losses in On-Board Chargers for Electric Vehicles 2018年 3月 27日
アプリケーション概要 Low-Side Gate Drivers With UVLO Versus BJT Totem-Pole 2018年 3月 16日
技術記事 Are you on-board? Demystifying EV charging systems PDF | HTML 2017年 7月 31日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

UCC27423-4-5-Q1EVM — UCC2742xQ1 イネーブル付き、デュアル、4A、高速ローサイド MOSFET ドライバの評価モジュール(EVM)

The UCC2742xQ1 EVM is a high-speed dual MOSFET evaluation module that provides a test platform for a quick and easy startup of the UCC2742xQ1 driver. Powered by a single 4V to 15V external supply, and featuring a comprehensive set of test points and jumpers. All of the devices have separate input (...)
ユーザー ガイド: PDF
シミュレーション・モデル

UCC27524 PSpice Transient Model

SLUM243.ZIP (28 KB) - PSpice Model
シミュレーション・モデル

UCC27524 TINA-TI Transient Reference Design

SLUM257.TSC (89 KB) - TINA-TI Reference Design
シミュレーション・モデル

UCC27524 TINA-TI Transient Spice Model

SLUM256.ZIP (8 KB) - TINA-TI Spice Model
シミュレーション・モデル

UCC27524 Unencrypted PSpice Transient Model

SLUM510.ZIP (1 KB) - PSpice Model
計算ツール

SLURB22 UCC2752X Schematic Review Template

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

製品
ローサイド・ドライバ
UCC27523 5V UVLO とイネーブル搭載、複数の反転入力、5A/5A、デュアルチャネル・ゲート・ドライバ UCC27524 5V UVLO とイネーブルと 1ns の遅延整合機能搭載、5A/5A デュアルチャネル・ゲート・ドライバ UCC27524A 5V UVLO とイネーブル搭載、負の入力電圧に対応、5A/5A、デュアルチャネル・ゲート・ドライバ UCC27524A-Q1 車載、5V UVLO 搭載、負の入力電圧に対応、5A/5A、デュアルチャネル・ゲート・ドライバ UCC27524A1-Q1 車載、5V UVLO 搭載、負の入力電圧に対応、5A/5A、デュアルチャネル・ゲート・ドライバ UCC27525 5V UVLO とイネーブル搭載、反転入力と非反転入力、5A/5A、デュアルチャネル・ゲート・ドライバ UCC27526 5V UVLO とイネーブル搭載、デュアル TTL 入力、5A/5A、デュアルチャネル・ゲート・ドライバ UCC27527 5V UVLO とイネーブル搭載、デュアル CMOS 入力、5A/5A、デュアルチャネル・ゲート・ドライバ UCC27528 5V UVLO とイネーブル搭載、複数の CMOS 入力、5A/5A、デュアルチャネル・ゲート・ドライバ UCC27528-Q1 車載、5V UVLO 搭載、複数の CMOS 入力、5A/5A、デュアルチャネル・ゲート・ドライバ
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
リファレンス・デザイン

TIDM-02009 — ASIL D 安全性コンセプト検証済み、高速トラクション、双方向 DC/DC 変換のリファレンス・デザイン

このリファレンス デザインは、単一の TMS320F28388D リアルタイム C2000™ マイコンを使用して、HV/EV (ハイブリッド車と電気自動車) のトラクション インバータおよび双方向 DC/DC コンバータを制御する方法を提示します。トラクション制御機能はソフトウェア・ベースのリゾルバ / デジタル・コンバータ (RDC) を使用し、最高 20,000RPM に達する高速でモーターを駆動します。DC/DC コンバータは、位相シフト・フルブリッジ (PSFB) トポロジーと同期整流 (SR) 方式を採用したピーク電流モード制御 (PCMC) (...)
設計ガイド: PDF
回路図: PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
HVSSOP (DGN) 8 Ultra Librarian
SOIC (D) 8 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ