UCC21541
8V UVLO 機能搭載、デュアル入力、ディセーブル・ピン採用、DW パッケージ封止、5.7kVrms、1.5A/2.5A、デュアルチャネル絶縁型ゲート・ドライバ
データシート
UCC21541
- 広幅ボディのパッケージ オプション
- DW SOIC-16:UCC21520 とピン互換
- DWK SOIC-14:3.3mm のチャネル間隔
- 最大 4A/6A のピーク ソース / シンク出力
- 最大 18V の VDD 出力駆動電源
- 5V および 8V VDD UVLO オプション
- 125V/ns を超える CMTI
- スイッチング パラメータ:
- 伝搬遅延時間:33ns (代表値)
- 最大パルス幅歪み:6ns
- 最大 VDD 電源オン遅延:10µs
- 抵抗によりデッド タイムをプログラム可能
- TTL および CMOS 互換の入力
- 安全関連認証 (予定):
- DIN EN IEC 60747-17 (VDE 0884-17) に準拠した強化絶縁耐圧:8000VPK
- UL 1577 に準拠した絶縁耐圧:5700VRMS (1 分間)
- GB4943.1-2022 準拠の CQC 認証
UCC2154x は、MOSFET、IGBT、GaN パワー トランジスタを駆動するために最大 4A/6A のピーク電流をソース / シンクするように設計されたデュアル チャネル絶縁型ゲート ドライバ ファミリです。DWK パッケージの UCC2154x では、より高いバス電圧に対応するため、最小チャネル間隔を 3.3mm に広げています。
UCC2154x ファミリは、2 つのローサイド ドライバ、2 つのハイサイド ドライバ、または 1 つのハーフ ブリッジ ドライバとして構成可能です。入力側は、5.7kVRMS の絶縁バリアによって 2 つの出力ドライバと分離されており、同相過渡耐性 (CMTI) は 125V/ns 以上です。
保護機能として、抵抗によりプログラム可能なデッド タイム、両方の出力を同時にシャットダウンするディセーブル機能、入力ピンでの最大 -5V、50ns までのスパイクに対する負電圧耐性があります。すべての電源が UVLO 機能を備えています。
技術資料
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
6 をすべて表示 種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | UCC2154x 3.3mm のチャネル間隔を確保した 強化絶縁型デュアル チャネル ゲート ドライバ データシート (Rev. E 翻訳版) | PDF | HTML | 英語版 (Rev.E) | PDF | HTML | 2024年 12月 26日 |
証明書 | UCC21540 CQC Certificate of Product Certification | 2023年 8月 17日 | ||||
アプリケーション概要 | The Use and Benefits of Ferrite Beads in Gate Drive Circuits | PDF | HTML | 2021年 12月 16日 | |||
証明書 | CQC19001226951 | 2021年 2月 5日 | ||||
試験報告書 | Peak Efficiency at 99%, 585-W High-Voltage Buck Reference Design | 2020年 4月 24日 | ||||
EVM ユーザー ガイド (英語) | Using the UCC21540EVM | 2018年 7月 27日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
評価ボード
UCC21540EVM — チャネル間に 3.3mm のスペースを確保した 5.0kVrms 絶縁型デュアル・チャネル・ゲート・ドライバの評価モジュール
UCC21540EVM is designed for evaluating UCC21540, which is an isolated dual-channel gate driver with 4-A source and 6-A sink peak current capability. This EVM serves as a reference design for driving power MOSFETs with up to 18V drive voltage, UCC21540 pin function identification, components (...)
ユーザー ガイド: PDF
シミュレーション・ツール
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。
設計とシミュレーション向けの環境である PSpice for TI (...)
設計とシミュレーション向けの環境である PSpice for TI (...)
リファレンス・デザイン
TIDA-010210 — GaN ベース、11kW、双方向、3 相 ANPC (アクティブ中性点クランプ型) のリファレンス・デザイン
このリファレンス・デザインは、GaN (窒化ガリウム) をベースとする 3 レベルの 3 相 ANPC (アクティブ中性点クランプ型) インバータ電力段を実装するための設計テンプレートを提示します。高速スイッチング・パワー・デバイスを使用すると、100kHz を上回る高周波数でパワー・デバイスのスイッチングを実施できます。この場合、フィルタで使用する磁気素子のサイズを小型化し、電力段の電力密度を高めることができます。マルチレベル・トポロジ採用により、600V 定格のパワー・デバイスを、最大 1,000V というそれより高い DC (...)
リファレンス・デザイン
PMP40500 — 54VDC 入力、12V 42A 出力のハーフブリッジのリファレンス・デザイン
12V、42A を出力するこのハーフ・ブリッジのリファレンス・デザインは、有線ネットワーキング型のキャンパス / ブランチ・スイッチで使用するバス・コンバータを意図しています。このデザインは、高効率を達成し、さまざまな保護機能 (過電流、短絡) を搭載しています。このデザインは、3kVRMS の基本絶縁型と機能絶縁型いずれかのゲート・ドライバである UCC21220D、UCC21220AD、UCC21222D と、5.7kVRMS 強化絶縁型ゲート・ドライバである UCC21540D、UCC21540DWK、UCC21541DW の効率比較を提示しています。
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
SOIC (DW) | 16 | Ultra Librarian |
購入と品質
記載されている情報:
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
記載されている情報:
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。