データシート
UCC21320-Q1
- ピーク ソース 4A、ピーク シンク 6A の出力
- 3V~18V の入力 VCCI 範囲により、デジタルとアナログの両方のコントローラと接続可能
- 最大 25V の VDD 出力駆動電源
- スイッチング パラメータ:
- 伝搬遅延時間:33ns (代表値)
- 最小パルス幅:20ns
- 最大パルス幅歪み:6ns
- 125V/ns を超える同相過渡耐性 (CMTI)
- 汎用:デュアル ローサイド、デュアル ハイサイド、またはハーフ ブリッジ ドライバ
- オーバーラップおよびデッドタイムをプログラム可能
- 幅広の SOIC-14 (DWK) パッケージ
- ドライバ チャネル間の間隔 3.3mm
- 接合部温度範囲:–40~+150℃
- TTL および CMOS 互換の入力
- 高速なディセーブルによる電源シーケンス
- 車載アプリケーション認定済み
- 下記結果で AEC-Q100 認定済み
- デバイス温度グレード 1
UCC21320-Q1 は、絶縁されたデュアル チャネルのゲート ドライバで、ピーク電流はソース 4A、シンク 6A です。パワー MOSFET、IGBT、SiC MOSFET (最大 5MHz) を駆動するように設計されています。
入力側は、3.75kVRMS の基本絶縁バリアによって 2 つの出力ドライバと分離されており、同相過渡耐性 (CMTI) は 125V/ns 以上です。2 つの 2 次側ドライバ間は、内部的に機能絶縁されているため、1500VDC までの電圧で動作します。
すべてのドライバは、2 つのローサイド ドライバ、2 つのハイサイド ドライバ、またはデッドタイム (DT) をプログラム可能な 1 つのハーフ ブリッジ ドライバとして構成可能です。ディセーブル ピンによって、両方の出力が同時にシャットダウンし、オープンまたは接地したときには通常動作します。フェイルセーフ手法として、1 次側のロジック障害が発生すると、両方の出力が強制的に Low になります。
各デバイスは、最大 25V の VDD 電源電圧に対応できます。VCCI 入力範囲が 3V~18V と広いため、このドライバはアナログとデジタル両方のコントローラとの接続に適しています。すべての電源電圧ピンには、低電圧誤動作防止 (UVLO) 保護機能が搭載されています。
これらの高度な機能により、UCC21320-Q1 は、高効率、高電力密度、優れた堅牢性を実現します。
技術資料
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
3 をすべて表示 種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | UCC21320 -Q1 4A、6A、3.75kVRMS の 車載用 絶縁型デュアル チャネル ゲート ドライバ データシート (Rev. A 翻訳版) | PDF | HTML | 英語版 (Rev.A) | PDF | HTML | 2024年 10月 8日 |
アプリケーション概要 | The Use and Benefits of Ferrite Beads in Gate Drive Circuits | PDF | HTML | 2021年 12月 16日 | |||
EVM ユーザー ガイド (英語) | Using the UCC21520EVM-286, UCC21521CEVM-286, and UCC21530EVM286 User's Guide (Rev. C) | PDF | HTML | 2021年 10月 21日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
シミュレーション・ツール
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。
設計とシミュレーション向けの環境である PSpice for TI (...)
設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
SOIC (DWK) | 14 | Ultra Librarian |
購入と品質
記載されている情報:
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
記載されている情報:
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。