ADC3683-SP
- スクリーニングと耐放射線特性:
- QMLV スクリーニングと信頼性
- 吸収線量 (TID):300krad (Si)
- シングル イベント ラッチアップ (SEL):75MeV-cm2/mg
- 周囲温度範囲:-55℃~105℃
- デュアル チャネル ADC
- 18 ビット 65MSPS
- ノイズ フロア:-160dBFS/Hz
- 小さい消費電力と最適化された電力スケーリング:
- 64mW/ch (10MSPS)
- 84mW/ch (65MSPS)
- レイテンシ:
- 1 線式モードでの 1 クロック サイクル
- 2 線式モードでの 2 クロック サイクル
- 18 ビット、ミッシング コードなし
- INL:±7LSB、DNL:±0.7LSB
- 内部または外部のリファレンス
- 入力帯域幅:200MHz (-3dB)
- オプションのデジタル降圧コンバータ (DDC):
- 実数または複素数のデシメーション
- デシメーション比:2、4、8、16、32
- 32 ビット NCO
- シリアル LVDS (SLVDS) インターフェイス (2 線式、1 線式、1/2 線式)
- スペクトル性能 (FIN = 5MHz):
- 信号対雑音比:83.6dBFS
- SFDR:87.1dBc
- HD23 以外:102dBC
ADC3683-SP は、低レイテンシ、低ノイズ、超低消費電力、18 ビット、65MSPS の高速デュアル チャネル A/D コンバータ (ADC) です。最善のノイズ性能を実現するように設計されており、この ADC は、ノイズ スペクトル密度 -160dBFS/Hz で、優れた直線性とダイナミック レンジを備えています。ADC3683-SP は IF サンプリングをサポートすると共に DC 精度を達成しているため、幅広いアプリケーションの設計が可能になります。低レイテンシ アーキテクチャ (最小 1 クロック サイクル レイテンシ) と高いサンプル レートにより、高速な制御ループも実現できます。この ADC の消費電力は 1 チャネルあたりわずか 84mW (1/2 スイングがイネーブル) (65Msps 時) であり、サンプリング レートにより、消費電力を良好に増減できます。
このデバイスは、シリアル LVDS (SLVDS) インターフェイスを使用してデータを出力し、デジタル相互接続の数を最小限に抑えます。このデバイスは、デジタル降圧コンバータ (DDC) も内蔵しており、データ レートの低減とシステムの消費電力の低減に役立ちます。この ADC3683-SP は、14 ビット、125MSPS、ADC3664-SP とピン互換です。本デバイスは 64 ピンの CFP パッケージ (10.9mm x 10.9mm) で供給され、−55℃~+125℃の温度範囲をサポートしています。
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | ADC3683-SP 放射線耐性保証、18 ビット、デュアル チャネル、1~65MSPS、低レイテンシ、低ノイズ、超低消費電力の A/D コンバータ (ADC) データシート (Rev. A 翻訳版) | PDF | HTML | 英語版 (Rev.A) | PDF | HTML | 2025年 1月 10日 |
* | 放射線と信頼性レポート | ADC3683-SP Single Event Effects Report (Rev. A) | PDF | HTML | 2024年 7月 8日 | ||
EVM ユーザー ガイド (英語) | ADC36xxEVMCVAL Evaluation Module User's Guide | PDF | HTML | 2023年 12月 4日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
ADC3683EVMCVAL — ADC3683-SP の評価基板
<p>ADC3683EVMCVAL を使用すると、A/D コンバータ (ADC) である ADC3683-SP を評価できます。ADC3683-SP は、シリアル LVDS (低電圧差動信号伝送) インターフェイスを使用してデジタル データを出力します。シリアライズされた LVDS インターフェイスは、最大 1Gbps の出力レートをサポートします。ADC3683-SP は、内部デシメーション フィルタを使用してオーバーサンプリング + デシメーション モードで動作し、ダイナミック レンジの改善や、外部アンチエイリアシング フィルタの要件緩和を実現することができます。</p>
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
CFP (HBP) | 64 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。