ADC34J23EVM
ADC34J23 評価モジュール
ADC34J23EVM
概要
The ADC34J23 evaluation module demonstrates the performance of a low power quad 80Msps 12 bit ADC. It includes the ADC34J23 device, LMK04828 to provide JESD204B clocking and TI voltage regulators to provide the necessary voltages. The input for the ADC is by default connected to the transformer input which can be connected to a 50 ohm single ended signal source. The clock reference input is provided via a transformer input and can be connected to a 50 ohm single ended clock source. An onboard LMK04828 can be used to generate the necessary JESD204B clocks. Register access is provided through the on board USB connection and a GUI.
特長
- Single 1.8V supply to simplify power requirements
- Flexible input clock buffer with 1/2/4 divider to simplify clocking
- On chip dither to improve SFDR
- JESD204B data interface to simplify digital interface, compliant up to 3.2Gbps lane rates
- Supports subclasses 0,1,2 for synchronization and compatibility
高速 ADC(≧10 MSPS)
購入と開発の開始
評価ボード
ADC34J23EVM — ADC34J23 評価モジュール
TI.com で取り扱いなし
評価基板 (EVM) 向けの GUI
SLAC667 — ADC3xxx GUI Installer
SLAC667 — ADC3xxx GUI Installer
バージョン: 01.00.00.0D
リリース日: 18 4 2022
製品
高速 ADC(≧10 MSPS)
ハードウェア開発
評価ボード
リリース情報
The design resource accessed as www.ti.com/lit/zip/slac667 or www.ti.com/lit/xx/slac667d/slac667d.zip has been migrated to a new user experience at www.ti.com/tool/jp/download/SLAC667. Please update any bookmarks accordingly.
設計ファイル
技術資料
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 2
種類 | タイトル | 英語版のダウンロード | 日付 | |||
---|---|---|---|---|---|---|
証明書 | ADC34J23EVM EU Declaration of Conformity (DoC) | 2019年 1月 2日 | ||||
EVM ユーザー ガイド (英語) | ADC3xxxEVM and ADC3xJxxEVM User's Guide (Rev. D) | 2018年 8月 24日 |