データシート
ADC3664-SP
- スクリーニングと耐放射線特性
- QMLV スクリーニングと信頼性保証
- 吸収線量 (TID):300krad (Si)
- シングル イベント ラッチアップ (SEL):75MeV-cm2/mg
- 周囲温度範囲:-55℃~105℃
- デュアル チャネル ADC
- 14 ビット 125MSPS
- ノイズ・フロア: -156.9dBFS/Hz
- 低消費電力:100mW/チャネル
- レイテンシ:2 クロック サイクル
- クロック レートと電圧リファレンスとの関係:
- 外部リファレンス:1MSPS~125MSPS
- 内部リファレンス:100MSPS~125MSPS
- 14 ビット、ミッシングコードなし
- 入力帯域幅:200MHz (-3dB)
- INL:±2.6LSB、DNL:±0.9LSB
- オプションのデジタル降圧コンバータ (DDC):
- 実数または複素数のデシメーション
- デシメーション比:2、4、8、16、32
- 32 ビット NCO
- シリアル LVDS (SLVDS) インターフェイス (2 線式、1 線式、1/2 線式)
- スペクトル性能 (FIN = 5MHz):
- 信号対雑音比:77.5dBFS
- SFDR:84dBc HD2、HD3
- HD23 以外:91dBc
ADC3664-SP は、低レイテンシ、低ノイズ、超低消費電力、14 ビット、125MSPS の高速デュアル チャネル A/D コンバータ (ADC) です。最善のノイズ性能を実現するように設計されており、このデバイスは、ノイズ スペクトル密度 -156.9dBFS/Hz で、優れた直線性とダイナミック レンジを備えています。ADC3664-SP は IF サンプリングをサポートすると共に DC 精度を達成しているため、幅広いアプリケーションの設計が可能になります。低レイテンシ アーキテクチャ (最小 1 クロック サイクル レイテンシ) と高いサンプル レートにより、高速な制御ループも実現できます。この ADC の消費電力は 1 チャネルあたりわずか 100mW (125MSPS 時) であり、サンプリング レートにより、消費電力を良好に増減できます。
このデバイスは、シリアル LVDS (SLVDS) インターフェイスを使用してデータを出力し、デジタル相互接続の数を最小限に抑えます。このデバイスは、デジタル降圧コンバータ (DDC) も内蔵しており、データ レートの低減とシステムの消費電力の低減に役立ちます。このデバイスは、18 ビット、65MSPS ADC3683-SP とピン互換です。64 ピンの CFP パッケージ (10.9mm x 10.9mm) で供給され、-55℃~+105℃の温度範囲をサポートしています。
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
シミュレーション・ツール
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。
設計とシミュレーション向けの環境である PSpice for TI (...)
設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
CFP (HBP) | 64 | Ultra Librarian |
購入と品質
記載されている情報:
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
記載されている情報:
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。