JAJSIF1B
January 2020 – April 2021
TPS562207
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Pin Configuration and Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Adaptive On-Time Control and PWM Operation
7.3.2
Soft Start and Pre-Biased Soft Start
7.3.3
Current Protection
7.3.4
Undervoltage Lockout (UVLO) Protection
7.3.5
Thermal Shutdown
7.4
Device Functional Modes
7.4.1
Normal Operation
7.4.2
Standby Operation
8
Application and Implementation
8.1
Application Information
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.2.1
Output Voltage Resistors Selection
8.2.2.2
Output Filter Selection
8.2.2.3
Input Capacitor Selection
8.2.2.4
Bootstrap Capacitor Selection
8.2.3
Application Curves
9
Layout
9.1
Layout Guidelines
9.2
Layout Example
10
Device and Documentation Support
10.1
Receiving Notification of Documentation Updates
10.2
サポート・リソース
10.3
Trademarks
10.4
Electrostatic Discharge Caution
10.5
Glossary
11
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DRL|6
MPDS159I
サーマルパッド・メカニカル・データ
発注情報
jajsif1b_oa
jajsif1b_pm
1
特長
140mΩ および 84mΩ の FET を内蔵した 2A コンバータ
D-CAP2™
モード制御による高速過渡応答
入力電圧範囲:4.3V~17V
出力電圧範囲:0.804V~7V
強制連続導通モード
580kHz のスイッチング周波数
低いシャットダウン電流:3µA 未満
帰還電圧精度:2% (25℃)
プリバイアス機能をサポート
サイクル単位の過電流制限
ヒカップ・モードによる過電流保護
非ラッチ UVP および TSD 保護
固定ソフト・スタート:1.2ms