JAJSLP9A
March 2022 – August 2022
TPS55289
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Pin Configuration and Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
I2C Timing Characteristics
6.7
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
VCC Power Supply
7.3.2
EXTVCC Power Supply
7.3.3
Operation Mode Setting
7.3.4
Input Undervoltage Lockout
7.3.5
Enable and Programmable UVLO
7.3.6
Soft Start
7.3.7
Shutdown and Load Discharge
7.3.8
Switching Frequency
7.3.9
Switching Frequency Dithering
7.3.10
Inductor Current Limit
7.3.11
Internal Charge Path
7.3.12
Output Voltage Setting
7.3.13
Output Current Monitoring and Cable Voltage Droop Compensation
7.3.14
Output Current Limit
7.3.15
Overvoltage Protection
7.3.16
Output Short Circuit Protection
7.3.17
Thermal Shutdown
7.4
Device Functional Modes
7.4.1
PWM Mode
7.4.2
Power Save Mode
7.5
Programming
7.5.1
Data Validity
7.5.2
START and STOP Conditions
7.5.3
Byte Format
7.5.4
Acknowledge (ACK) and Not Acknowledge (NACK)
7.5.5
Target Address and Data Direction Bit
7.5.6
Single Read and Write
7.5.7
Multiread and Multiwrite
7.6
Register Maps
7.6.1
REF Register (Address = 0h, 1h)
7.6.2
IOUT_LIMIT Register (Address = 2h) [reset = 11100100h]
7.6.3
VOUT_SR Register (Address = 3h) [reset = 00000001h]
7.6.4
VOUT_FS Register (Address = 4h) [reset = 00000011h]
7.6.5
CDC Register (Address = 5h) [reset = 11100000h]
7.6.6
MODE Register (Address = 6h) [reset = 00100000h]
7.6.7
STATUS Register (Address = 7h) [reset = 00000011h]
8
Application and Implementation
8.1
Application Information
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.2.1
Switching Frequency
8.2.2.2
Output Voltage Setting
8.2.2.3
Inductor Selection
8.2.2.4
Input Capacitor
8.2.2.5
Output Capacitor
8.2.2.6
Output Current Limit
8.2.2.7
Loop Stability
8.2.3
Application Curves
9
Power Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.2
Layout Example
11
Device and Documentation Support
11.1
Device Support
11.1.1
Third-Party Products Disclaimer
11.2
Receiving Notification of Documentation Updates
11.3
サポート・リソース
11.4
Trademarks
11.5
Electrostatic Discharge Caution
11.6
Glossary
12
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RYQ|21
MPQF641
サーマルパッド・メカニカル・データ
RYQ|21
QFND730
発注情報
jajslp9a_oa
1
特長
USB Power Delivery (USB PD) 用のプログラマブル電源 (PPS) サポート
3.0V~30V の広い入力電圧範囲
出力電圧を 10mV ステップで 0.8V~22V の範囲でプログラム可能
±1% の基準電圧精度
ケーブルの電圧ドループに対する可変出力電圧補償
最大 6.35A の出力電流制限を 50mA ステップでプログラム可能
±5% 精度の出力電流監視
I
2
C インターフェイス
全負荷範囲にわたって高効率を実現
V
IN
= 12V、V
OUT
= 20V、I
OUT
= 3A で 96% の効率
軽負荷時の PFM および FPWM モードをプログラム可能
周波数干渉とクロストークを回避
クロック同期 (オプション)
プログラム可能なスイッチング周波数:200kHz~2.2MHz
EMI 低減
プログラム可能な拡散スペクトラム (オプション)
リードレス・パッケージ
豊富な保護機能
出力過電圧保護
出力短絡保護のためのヒカップ・モード
サーマル・シャットダウン保護機能
8A の平均インダクタ電流制限
小型ソリューション・サイズ
最大 2.2MHz のスイッチング周波数
3.0mm × 5.0mm の
HotRod™
QFN パッケージ