JAJSC47I
June 2011 – October 2019
LM5113
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
アプリケーション概略図
4
改訂履歴
5
概要(続き)
6
Pin Configuration and Functions
Pin Functions
7
Specifications
7.1
Absolute Maximum Ratings
7.2
ESD Ratings
7.3
Recommended Operating Conditions
7.4
Thermal Information
7.5
Electrical Characteristics
7.6
Switching Characteristics
7.7
Typical Characteristics
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
Input and Output
8.3.2
Start-Up and UVLO
8.3.3
HS Negative Voltage and Bootstrap Supply Voltage Clamping
8.3.4
Level Shift
8.4
Device Functional Modes
9
Application and Implementation
9.1
Application Information
9.2
Typical Application
9.2.1
Design Requirements
9.2.2
Detailed Design Procedure
9.2.2.1
VDD Bypass Capacitor
9.2.2.2
Bootstrap Capacitor
9.2.2.3
Power Dissipation
9.2.3
Application Curves
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.2
Layout Examples
12
デバイスおよびドキュメントのサポート
12.1
ドキュメントのサポート
12.1.1
関連資料
12.2
サポート・リソース
12.3
商標
12.4
静電気放電に関する注意事項
12.5
Glossary
13
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
YFX|12
MXBG187A
DPR|10
MPSS046B
サーマルパッド・メカニカル・データ
発注情報
jajsc47i_oa
jajsc47i_pm
1
特長
互いに独立したハイサイドおよびローサイド TTL ロジック入力
1.2A/5A のピーク・ソース/シンク電流
ハイサイドのフローティング・バイアス電圧レールは最高 100VDC で動作可能
内部ブートストラップ電源電圧クランプ
出力の分割により、ターンオンおよび
ターンオフの強度を変更可能
0.6Ω/2.1Ω のプルダウン/プルアップ抵抗
短い伝播遅延 (標準値 28ns)
優れた伝搬遅延マッチング (標準値 1.5ns)
電源レールの低電圧誤動作防止
低消費電力